ロゴ
ユニオンペディア
コミュニケーション
Google Play で手に入れよう
新しい! あなたのAndroid™デバイスでユニオンペディアをダウンロードしてください!
無料
ブラウザよりも高速アクセス!
 

積和演算

索引 積和演算

積和演算 (せきわえんざん)は、演算のひとつで、積の和を求める、つまり乗算の結果を順次加算する演算である。乗累算 (じょうるいざん) とも言う。MAD/MADD (multiply-add) もしくは MAC/MACC (multiply-accumulate) と呼ばれることもある。演算式は以下のように表される。 。また、1秒間にこの積和演算を何回実行できるか、がプロセッサの性能指標として使われることもある。 なお、和ではなく差を用いる場合は、積差演算と呼ばれる。.

19 関係: ARMアーキテクチャ加法乗法デジタル信号処理デジタルシグナルプロセッサアドバンスト・マイクロ・デバイセズインテルクロックCPU算法GPUIEEE 754Intel HD GraphicsNVIDIAStreaming SIMD ExtensionsX86減法浮動小数点数

ARMアーキテクチャ

ARMアーキテクチャ とは、ARMホールディングスの事業部門であるARM Ltdにより設計・ライセンスされている、組み込み機器や低電力アプリケーション向けに広く用いられている、プロセッサコアのアーキテクチャである。.

新しい!!: 積和演算とARMアーキテクチャ · 続きを見る »

加法

加法(かほう、addition, summation)とは、数を合わせることを意味する二項演算あるいは多項演算で、四則演算のひとつ。足し算(たしざん)、加算(かさん)、あるいは寄せ算(よせざん)とも呼ばれる。また、加法の演算結果を和(わ、)という。記号は「+」。 自然数の加法は、しばしば物の個数を加え合わせることに喩えられる。また数概念の拡張にしたがって、別の意味を持つ加法を考えることができる。たとえば実数の加法は、もはや自然数の加法のように物の個数を喩えに出すことはできないが、曲線の長さなど別の対象物を見出すことができる。 減法とは互いに逆の関係にあり、また例えば、負の数の加法として減法が捉えられるなど、加法と減法の関連は深い。これは代数学において加法群の概念として抽象化される。 無限個の数を加えること(総和法)については総和、級数、極限、ε–δ 論法などを参照。.

新しい!!: 積和演算と加法 · 続きを見る »

乗法

算術における乗法 (じょうほう、multiplication) は、算術の四則と呼ばれるものの一つで、整数では、一方の数 (被乗数、ひじょうすう、multiplicand) に対して他方の数 (乗数、じょうすう、multiplier) の回数だけ繰り返し和をとる(これを掛けるまたは乗じるという。)ことにより定義できる演算である。掛け算(かけざん)、乗算(じょうざん)とも呼ばれる。代数学においては、変数の前の乗数(例えば 3y の 3)は係数(けいすう、coefficient)と呼ばれる。 逆の演算として除法をもつ。乗法の結果を積 (せき、product) と呼ぶ。 乗法は、有理数、実数、複素数に対しても拡張定義される。また、抽象代数学においては、一般に可換とは限らない二項演算に対して、それを乗法、積などと呼称する(演算が可換である場合はしばしば加法、和などと呼ぶ)。.

新しい!!: 積和演算と乗法 · 続きを見る »

デジタル信号処理

デジタル信号処理(デジタルしんごうしょり、Digital Signal Processing、DSPと略されることもある)とは、デジタル化された信号すなわちデジタル信号の信号処理のことである。分野としては、これとアナログ信号処理は信号処理の一部である。この分野の大きな研究・応用領域に音響信号処理、デジタル画像処理、音声処理の三つがある。 目的は実世界の連続的なアナログ信号を計測し、選別することである。その第一段階は一般にアナログ-デジタル変換回路を使って信号をアナログからデジタルに変換することである。また、最終的な出力は別のアナログ信号であることが多く、そこではデジタル-アナログ変換回路が使用される。 処理可能な信号のサンプリングレートを稼ぐ目的に特化したプロセッサを使うことが多い。デジタルシグナルプロセッサという特化型のマイクロプロセッサが使われ、よくDSPと略される。このプロセッサは、典型的な汎用プロセッサに見られる多種多様な機能の内の幾つかを除外し、新たに高速乗算器、積和演算器を搭載している。従って、同程度のトランジスタ個数の汎用プロセッサと比較した場合、条件分岐等の処理では効率が悪化するが、信号を構成するサンプルデータは高効率で処理する事が可能になる。.

新しい!!: 積和演算とデジタル信号処理 · 続きを見る »

デジタルシグナルプロセッサ

デジタルシグナルプロセッサ(digital signal processor、DSP)は、デジタル信号処理に特化したマイクロプロセッサであり、一般にリアルタイムコンピューティングで使われる。.

新しい!!: 積和演算とデジタルシグナルプロセッサ · 続きを見る »

アドバンスト・マイクロ・デバイセズ

アドバンスト・マイクロ・デバイセズ(Advanced Micro Devices, Inc.

新しい!!: 積和演算とアドバンスト・マイクロ・デバイセズ · 続きを見る »

インテル

インテル(英:Intel Corporation)は、アメリカ合衆国カリフォルニア州に本社を置く半導体素子メーカーである。 社名の由来はIntegrated Electronics(集積されたエレクトロニクス)の意味である。.

新しい!!: 積和演算とインテル · 続きを見る »

クロック

ック信号(クロックしんごう、)、クロックパルスあるいはクロックとは、クロック同期設計のデジタル論理回路が動作する時に複数の回路のタイミングを合わせる(同期を取る)ためにメトロノームのように使用される、電圧が高い状態と低い状態を周期的にとる信号である。信号という言葉には様々な意味があるが、ここでは「情報を運ぶことができるエネルギーの流れ」を意味する。信号線のシンボルなどではCLKという略記がしばしば用いられる。 クロック信号はクロック生成回路で作られる。最も典型的なクロック信号はデューティ比50%の矩形波で、一定の周波数を保つ。クロック信号により同期をとる回路は信号の立ち上がりの部分(電圧が低い状態から高い状態に遷移する部分)で動作することが多く、ダブルデータレートの場合は立ち下がりの部分でも動作する。.

新しい!!: 積和演算とクロック · 続きを見る »

CPU

Intel Core 2 Duo E6600) CPU(シーピーユー、Central Processing Unit)、中央処理装置(ちゅうおうしょりそうち)は、コンピュータにおける中心的な処理装置(プロセッサ)。 「CPU」と「プロセッサ」と「マイクロプロセッサ」という語は、ほぼ同義語として使われる場合も多いが、厳密には以下に述べるように若干の範囲の違いがある。大規模集積回路(LSI)の発達により1個ないしごく少数のチップに全機能が集積されたマイクロプロセッサが誕生する以前は、多数の(小規模)集積回路(さらにそれ以前はディスクリート)から成る巨大な電子回路がプロセッサであり、CPUであった。大型汎用機を指す「メインフレーム」という語は、もともとは多数の架(フレーム)から成る大型汎用機システムにおいてCPUの収まる主要部(メイン)、という所から来ている。また、パーソナルコンピュータ全体をシステムとして見た時、例えば電源部が制御用に内蔵するワンチップマイコン(マイクロコントローラ)は、システム全体として見た場合には「CPU」ではない。.

新しい!!: 積和演算とCPU · 続きを見る »

積(せき)とは数学の乗法の結果を指す。平面や物体の広さや大きさは乗法によって得られるため、転じて広さや大きさという意味も持つ。 同列の言葉として加法の結果を示す和、減法の結果を示す差、除法の結果を示す商があり、まとめて和差積商と呼ぶ。 数学において 1 との乗算は演算前と演算後で値に変化が見られないことから省略される。そのため全ての実数が積であるともいうことが可能である。.

新しい!!: 積和演算と積 · 続きを見る »

算法

n 項算法(エヌこうさんぽう)とは、広義には、集合 A の直積集合 An の部分集合 D から A への写像 f のことをいい、D をこの算法の定義域という。n は任意の順序数でよい。 これを(仮に)f の項数とよぶ。 An は i < n をみたす順序数 i を添数とする A の元の族 (ai)i<n すべてからなる集合を表す。 集合 A とそこにおける算法の族 R との組み (A, R) を代数系という。.

新しい!!: 積和演算と算法 · 続きを見る »

GPU

GPU.

新しい!!: 積和演算とGPU · 続きを見る »

IEEE 754

IEEE 754(あいとりぷるいー754、IEEE Standard for Floating-Point Arithmetic: 直訳すると「浮動小数点数算術標準」)は、浮動小数点数の計算で最も広く採用されている標準規格であり、多くのプロセッサなどのハードウェア、またソフトウェア(コンピュータ・プログラム)に実装されている。多くのコンピュータ・プログラミング言語ないしその処理系でも、浮動小数点数処理の一部または全部が IEEE 754 になっている。IEEE 754 が制定される前に成立したC言語などは、仕様上はIEEE 754 が必須となっていないものの、IEEE 754対応の演算命令を使える環境下では、それをそのまま利用して浮動小数点数演算を実装することが多い。一方で、JavaやC#など、言語仕様として IEEE 754 を必須としているものもある。 21世紀に入った後に改定され、2008年8月に制定された IEEE 754-2008 がある。これには、1985年の IEEE 754 制定当初の規格であるIEEE 754-1985、ならびに基数非依存の浮動小数点演算の標準規格 IEEE 854-1987 の両者がほぼすべて吸収されている。IEEE 754-2008 は正式に制定されるまでは、IEEE 754rと呼ばれた。 正式な規格名は、IEEE Standard for Floating-Point Arithmetic (ANSI/IEEE Std 754-2008)である。ISO/IEEEのPSDO(パートナー標準化機関)合意文書に基づき、JTC1/SC 25 を通して国際規格 ISO/IEC/IEEE 60559:2011 として採用され、公表されている。 この標準規格は以下のことを定義している。.

新しい!!: 積和演算とIEEE 754 · 続きを見る »

Intel HD Graphics

Intel HD Graphics とは、インテルによるプロセッサ内蔵グラフィックコントローラ (GPU) のシリーズ名である。単に HD Graphics と呼ばれることもある。 Intel の統合型GPUのブランドは当初 HD Graphics のみだったが、第4世代 Core プロセッサ(Haswellマイクロアーキテクチャ)では、最上位2モデルに対して「Intel Iris Graphics」「Intel Iris Pro Graphics」のブランドが与えられた。第8世代 Core プロセッサでは、「Intel UHD Graphics」のブランドが与えられた。本項では、これらブランドも取り扱う。.

新しい!!: 積和演算とIntel HD Graphics · 続きを見る »

NVIDIA

NVIDIA Corporation(エヌビディアコーポレーション)は、アメリカ合衆国カリフォルニア州サンタクララにある半導体メーカー。コンピュータのグラフィックス処理や演算処理の高速化を主な目的とするGPU(グラフィックス・プロセッシング・ユニット)を開発し販売する。 デスクトップパソコンやノートパソコン向けのGPUであるGeForceシリーズ、プロフェッショナル向けでワークステーションに搭載されるQuadroやNVSシリーズで有名だが、スーパーコンピュータ向けの演算専用プロセッサであるTesla(テスラ)や、携帯電話やスマートフォン・タブレット端末向けのSoC(システム・オン・チップ)であるTegra(テグラ)の開発販売も手掛ける。日本法人は東京都港区赤坂にある。 NV1 搭載ボード.

新しい!!: 積和演算とNVIDIA · 続きを見る »

Streaming SIMD Extensions

トリーミングSIMD拡張命令 (Streaming SIMD Extensions, SSE) は、インテルが開発したCPUのSIMD拡張命令セット、およびその拡張版の総称である。.

新しい!!: 積和演算とStreaming SIMD Extensions · 続きを見る »

X86

x86(エックスはちろく)は、Intel 8086、およびその後方互換性を持つマイクロプロセッサの命令セットアーキテクチャの総称。16ビットの8086で登場し、32ビット拡張の80386(後にIA-32と命名)、64ビット拡張のx64、広義には更にAMDなどの互換プロセッサを含む。 なおインテルのIA-64は全く異なる。.

新しい!!: 積和演算とX86 · 続きを見る »

減法

減法(げんぽう、subtraction)は、一方から一部として他方を取り去ることにより両者の間の差分を求める二項演算で、算術における四則演算の 1 つ。計算することの側面を強調して引き算(ひきざん)、減算(げんさん、げんざん)などとも言う。また、引き算を行うことを「( から) を引く」 と表現する。引く数を減数(げんすう、subtrahend)と呼び引かれる数を被減数(ひげんすう、minuend)と呼ぶ。また、減算の結果は差(さ、difference)と呼ばれる。 抽象代数学において減法は多くの場合、加法の逆演算として定式化されて加法に統合される。たとえば自然数の間の減法は、整数への数の拡張により、数を引くことと負の数を加えることとが同一視されて、減法は加法の一部となる。またこのとき、常に大きいものから小さいものを減算することしかできない自然数の体系に対して、整数という体系では減算が自由に行えるようになる(整数の全体は、逆演算として減法を内包した加法に関してアーベル群になる)。.

新しい!!: 積和演算と減法 · 続きを見る »

浮動小数点数

浮動小数点数(ふどうしょうすうてんすう、英: floating point number)は、浮動小数点方式による数のことで、もっぱらコンピュータの数値表現において、それぞれ固定長の仮数部と指数部を持つ、数値の表現法により表現された数である。.

新しい!!: 積和演算と浮動小数点数 · 続きを見る »

ここにリダイレクトされます:

乗累算積差演算融合積和演算

出ていきます入ってきます
ヘイ!私たちは今、Facebook上です! »